TA的每日心情 | 奋斗 2024-11-24 15:47 |
---|
签到天数: 804 天 [LV.10]以坛为家III
管理员
- 积分
- 726782
|
资源名称: |
【J1583】计算机组成 - 北京大学 |
百度地址: |
网盘链接:请先登录后查看此内容
|
失效声明: |
如果资料失效,VIP和荣耀会员或者使用金币兑换的普通会员,可以直接联系资料客服QQ索取:。在线时间为:8:00-23:30。请下载后24小时内删除,若侵权请联系客服删除该资料。 |
如何获取: |
1,本资料VIP会员下载地址直接可见,购买VIP:点击购买会员>>,开通后可下载全站所有资料。
2,非会员使用5000Java金币兑换,金币充值:点击进入充值页面 |
资源描述及截图:
├─1 计算机基本结构(Basic Components of a Computer)
│ ├─1.1 电子计算机的兴起
│ │ 1.1.1 电子计算机的兴起.mp4
│ │ 1.1.2 课件.pdf
│ │
│ ├─1.2 冯诺依曼结构的要点
│ │ 1.2.1 冯诺依曼结构的要点.mp4
│ │ 1.2.2 课件.pdf
│ │
│ ├─1.3 冯诺依曼结构的小故事
│ │ 1.3.1 冯诺依曼结构的小故事.mp4
│ │ 1.3.2 课件.pdf
│ │
│ ├─1.4 计算机结构的简化模型
│ │ 1.4.1 计算机结构的简化模型.mp4
│ │ 1.4.2 课件.pdf
│ │
│ ├─1.5 计算机执行指令的过程
│ │ 1.5.1 计算机执行指令的过程.mp4
│ │ 1.5.2 课件.pdf
│ │
│ ├─1.6 计算机输入和输出
│ │ 1.6.1 计算机输入和输出.mp4
│ │ 1.6.2 课件.pdf
│ │
│ └─1.7 冯诺依曼结构和具体实现
│ 1.7.1 冯诺依曼结构和具体实现.mp4
│ 1.7.2 课件.pdf
│
├─2 指令系统体系结构(Instruction Set Architecture)
│ ├─2.1 设计自己的计算机
│ │ 2.1.1 设计自己的计算机.mp4
│ │ 2.1.2 课件.pdf
│ │
│ ├─2.2 x86体系结构
│ │ 2.2.1 x86体系结构.mp4
│ │ 2.2.2 课件.pdf
│ │
│ ├─2.3 x86指令简介
│ │ 2.3.1 x86指令简介.mp4
│ │ 2.3.2 课件.pdf
│ │
│ ├─2.4 复杂的x86指令举例
│ │ 2.4.1 复杂的x86指令举例.mp4
│ │ 2.4.2 课件.pdf
│ │
│ ├─2.5 MIPS体系结构
│ │ 2.5.1 MIPS体系结构.mp4
│ │ 2.5.2 课件.pdf
│ │
│ └─2.6 MIPS指令简介
│ 2.6.1 MIPS指令简介.mp4
│ 2.6.2 课件.pdf
│ 2.6.3 MIPS指令手册.pdf
│
├─3 算术逻辑单元(Arithmetic Logic Unit)
│ ├─3.1 算术运算和逻辑运算
│ │ 3.1.1 算术运算和逻辑运算.mp4
│ │ 3.1.2 课件.pdf
│ │
│ ├─3.2 门电路的基本原理
│ │ 3.2.1 门电路的基本原理.mp4
│ │ 3.2.2 课件.pdf
│ │
│ ├─3.3 寄存器的基本原理
│ │ 3.3.1 寄存器的基本原理.mp4
│ │ 3.3.2 课件.pdf
│ │
│ ├─3.4 逻辑运算的实现
│ │ 3.4.1 逻辑运算的实现.mp4
│ │ 3.4.2 课件.pdf
│ │
│ ├─3.5 加法和减法的实现
│ │ 3.5.1 加法和减法的实现.mp4
│ │ 3.5.2 课件.pdf
│ │
│ └─3.6 加法器的优化
│ 3.6.1 加法器的优化.mp4
│ 3.6.2 课件.pdf
│
├─4 乘法器和除法器(Multiplier and Divider)
│ ├─4.1 乘法的运算过程
│ │ 4.1.1 乘法的运算过程.mp4
│ │ 4.1.2 课件.pdf
│ │
│ ├─4.2 乘法器的实现
│ │ 4.2.1 乘法器的实现.mp4
│ │ 4.2.2 课件.pdf
│ │
│ ├─4.3 乘法器的优化
│ │ 4.3.1 乘法器的优化1.mp4
│ │ 4.3.2 课件.pdf
│ │
│ ├─4.4 乘法器的优化2
│ │ 4.4.1 乘法器的优化2.mp4
│ │ 4.4.2 课件.pdf
│ │
│ ├─4.5 除法的运算过程
│ │ 4.5.1 除法的运算过程.mp4
│ │ 4.5.2 课件.pdf
│ │
│ ├─4.6 除法器的实现
│ │ 4.6.1 除法器的实现.mp4
│ │ 4.6.2 课件.pdf
│ │
│ └─4.7 除法器的优化
│ 4.7.1 除法器的优化.mp4
│ 4.7.2 课件.pdf
│
├─5 单周期处理器(Single Cycle Processor)
│ ├─5.1 设计处理器的准备
│ │ 5.1.1 设计处理器的准备.mp4
│ │ 5.1.2 课件.pdf
│ │
│ ├─5.2 数据通路的建立
│ │ 5.2.1 数据通路的建立.mp4
│ │ 5.2.2 课件.pdf
│ │
│ ├─5.3 运算指令的控制信号
│ │ 5.3.1 运算指令的控制信号.mp4
│ │ 5.3.2 课件.pdf
│ │
│ ├─5.4 访存指令的控制信号
│ │ 5.4.1 访存指令的控制信号.mp4
│ │ 5.4.2 课件.pdf
│ │
│ ├─5.5 分支指令的控制信号
│ │ 5.5.1 分支指令的控制信号.mp4
│ │ 5.5.2 课件.pdf
│ │
│ └─5.6 控制信号的集成
│ 5.6.1 控制信号的集成.mp4
│ 5.6.2 课件.pdf
│
├─6 流水线处理器(Pipelined Processor
│ ├─6.1 流水线的基本原理
│ │ 6.1.1 流水线的基本原理.mp4
│ │ 6.1.2 课件.pdf
│ │
│ ├─6.2 流水线的优化
│ │ 6.2.1 流水线的优化.mp4
│ │ 6.2.2 课件.pdf
│ │
│ ├─6.3 超标量流水线
│ │ 6.3.1 超标量流水线.mp4
│ │ 6.3.2 课件.pdf
│ │
│ ├─6.4 流水线的冒险
│ │ 6.4.1 流水线的冒险.mp4
│ │ 6.4.2 课件.pdf
│ │
│ ├─6.5 数据冒险的处理
│ │ 6.5.1 数据冒险的处理.mp4
│ │ 6.5.2 课件.pdf
│ │
│ └─6.6 控制冒险的处理
│ 6.6.1 控制冒险的处理.mp4
│ 6.6.2 课件.pdf
│
├─7 存储层次结构(Memory Hierarchy)
│ ├─7.1 存储层次结构概况
│ │ 7.1.1 存储层次结构概况.mp4
│ │ 7.1.2 课件.pdf
│ │
│ ├─7.2 DRAM和SRAM
│ │ 7.2.1 DRAM和SRAM.mp4
│ │ 7.2.2 课件.pdf
│ │
│ ├─7.3 主存的工作原理
│ │ 7.3.1 主存的工作原理.mp4
│ │ 7.3.2 课件.pdf
│ │
│ ├─7.4 主存技术的发展
│ │ 7.4.1 主存技术的发展.mp4
│ │ 7.4.2 课件.pdf
│ │
│ ├─7.5 高速缓存的工作
│ │ 7.5.1 高速缓存的工作.mp4
│ │ 7.5.2 课件.pdf
│ │
│ ├─7.6 高速缓存的设计要点
│ │ 7.6.1 高速缓存的设计要点.mp4
│ │ 7.6.2 课件.pdf
│ │
│ └─7.7 存储容量的计算
│ 7.7.1 存储容量的计算.mp4
│ 7.7.2 课件.pdf
│
├─8 中断与异常(Interruption and Exception)
│ ├─8.1 中断和异常的来源
│ │ 8.1.1 中断和异常的来源.mp4
│ │ 8.1.2 课件.pdf
│ │
│ ├─8.2 中断向量表的结构
│ │ 8.2.1 中断向量表的结构.mp4
│ │ 8.2.2 课件.pdf
│ │
│ ├─8.3 中断向量表的发展
│ │ 8.3.1 中断向量表的发展.mp4
│ │ 8.3.2 课件.pdf
│ │
│ ├─8.4 中断的处理过程
│ │ 8.4.1 中断的处理过程.mp4
│ │ 8.4.2 课件.pdf
│ │
│ ├─8.5 内部中断分类说明
│ │ 8.5.1 内部中断分类说明.mp4
│ │ 8.5.2 课件.pdf
│ │
│ └─8.6 基于中断的功能调用
│ 8.6.1 基于中断的功能调用.mp4
│ 8.6.2 课件.pdf
│
└─9 输入输出接口(Input/Output System)
├─9.1 输入输出接口的基本功能
│ 9.1.1 输入输出接口的基本功能.mp4
│ 9.1.2 课件.pdf
│
├─9.2 输入输出接口的编址方式
│ 9.2.1 输入输出接口的编址方式.mp4
│ 9.2.2 课件.pdf
│
├─9.3 输入输出的控制方式
│ 9.3.1 输入输出的控制方式.mp4
│ 9.3.2 课件.pdf
│
├─9.4 中断控制方式
│ 9.4.1 中断控制方式.mp4
│ 9.4.2 课件.pdf
│
├─9.5 外部中断的处理过程
│ 9.5.1 外部中断的处理过程.mp4
│ 9.5.2 课件.pdf
│
└─9.6 直接存储器访问方式
9.6.1 直接存储器访问方式.mp4
9.6.2 课件.pdf
|
|